Benutzer-Werkzeuge

    ~~ RM: keiner ~~ UI: ---start--- ~~ IP:3.19.211.134~~

Webseiten-Werkzeuge


Unterschiede

Hier werden die Unterschiede zwischen zwei Versionen angezeigt.

Link zu dieser Vergleichsansicht

Beide Seiten der vorigen RevisionVorhergehende Überarbeitung
Nächste Überarbeitung
Vorhergehende Überarbeitung
de:parts:zip_ram [2015/06/24 19:47] Philippde:parts:zip_ram [2017/12/03 14:50] (aktuell) – KM44C1000Z hinzugefügt Rene F.
Zeile 1: Zeile 1:
 ====== ZIP Ram ====== ====== ZIP Ram ======
-{{:de:baustelle.gif|Baustelle}}+[{{:de:parts:zip_ram_socket.jpg?250  |ZIP-Ram und Sockel}}]
  
 +Das "zig-zag in-line package" oder "ZIP" war eine Gehäusebauform für integrierte Schaltkreise, welche nur relativ kurz zum Einsatz kam, zumeist bei dynamischen RAMs. Es war als Ersatz für das "dual in-line packaging (DIL or DIP)" gedacht.
  
 +Ein ZIP Baustein ist ein integrierter Schaltkreis eingekapselt zwischen zwei länglichen Plastikscheiben mit 20 oder 40 Anschlüssen (Pins).\\
 +Ein ZIP-20 Baustein hat in etwa die Abmaße 3 mm x 30 mm x 10 mm.
 +Die Pins ragen in zwei Reihen an einer der langen Seiten des Bausteins heraus. Die Reihen sind um 1.27 mm (0.05'') in einer Zickzack Linie versetzt angeordnet, wodurch sie platzsparender platziert werden können als in einer rechteckigen Anordnung.
  
-===== Übersicht ZIP-Ram: page mode / static coulmn =====+Die Pins werden in Löcher in der Platine gesteckt, sodaß die Bausteine in einem rechten Winkel dazu stehen und so enger aneinander gereiht werden können als DIP Bausteine der gleichen Größe.
  
 +ZIP Bausteine wurden von SMD Bauformen abgelöst wie dem "small-outline package (TSOP)", welches z.B. für [[de:parts:simm]] (single-in-line memory module) und DIMM [[de:parts:ram]] Module (dual-in-line memory module) verwendet wurde.
 +
 +
 +===== Übersicht ZIP-Ram =====
  
 ^Bezeichnung^Hersteller^Größe^Speed^page mode/static column^Anmerkung^ ^Bezeichnung^Hersteller^Größe^Speed^page mode/static column^Anmerkung^
 |LC324256Z-100| Sanyo |256k*4|100ns |page mode | | |LC324256Z-100| Sanyo |256k*4|100ns |page mode | |
 |GM71C4256AZ-80| Goldstar |256k*4 |80ns |page mode | | |GM71C4256AZ-80| Goldstar |256k*4 |80ns |page mode | |
-|TC514258AP-80| Toshiba |256k*4 |80ns |? | | +|TC514258AP-80| Toshiba |256k*4 |80ns |static column? | | 
-|TC514256AZ-70| Toshiba |256k*4 |80ns |? | | +|TC514256AZ-70| Toshiba |256k*4 |80ns |page mode? | | 
-|TC514256BZ-60| Toshiba |256k*4 |80ns |? | | +|TC514256BZ-60| Toshiba |256k*4 |80ns |page mode? | |
- +
-|HMS514402AZ8|Hitachi|4Mbit|80ns|static column|| +
-|HM514412AZ8|Hitachi|4Mbit|80ns|?|| +
-|HM514402AZ7|Hitachi|4Mbit|70ns|?|| +
-|TC514402AZ-70|Toshiba|4Mbit|70ns|static column|| +
-|TC514402Z-80|Toshiba|4Mbit|80ns|static column|| +
-|TC514400AZL-80|Toshiba|4Mbit|80ns|page mode|| +
-|D424402V-70|NEC|4Mbit|70ns|static column|| +
- +
-|HYB511000BZ|NEC|1 M x 1-Bit|||Dynamic RAM Low Power| +
-|KM41C4000Z |?|4M x 1Bit||Fast Page Mode|CMOS Dynamic RAM|+
 ||||||| |||||||
 +|HMS514402AZ8|Hitachi|4Mbit|80ns|static column| |
 +|HM514412AZ8|Hitachi|4Mbit|80ns|static column?| |
 +|HM514402AZ7|Hitachi|4Mbit|70ns|static column?| |
 +|TC514402AZ-70|Toshiba|4Mbit|70ns|static column| |
 +|TC514402Z-80|Toshiba|4Mbit|80ns|static column| |
 +|TC514400AZL-80|Toshiba|4Mbit|80ns|page mode| |
 +|D424402V-70|NEC|4Mbit|70ns|static column| |
 +|||||||
 +|HYB511000BZ|NEC|1 M x 1Bit| |page mode|Dynamic RAM Low Power|
 +|KM41C4000Z|Samsung|4M x 1Bit| |Fast Page Mode|CMOS Dynamic RAM|
 +|KM44C1000Z-8|Samsung|4MBit|80ns|Fast Page Mode|CMOS Dynamic RAM|
 ||||||| |||||||
 ||||||| |||||||
Zeile 36: Zeile 44:
 Eselsbrücke: Eselsbrücke:
  
-....0 bzw. ....6 normal+....0 bzw. ....6 normal\\ 
 ....2 bzw. ....8 static column ....2 bzw. ....8 static column
  
Zeile 42: Zeile 50:
 in der Mitte steht die Größe in der Mitte steht die Größe
 4 x 256 bzw. 4 x 258 (ist aber natürlich 256) 4 x 256 bzw. 4 x 258 (ist aber natürlich 256)
-4 x 400 soll wohl 4x 4x256=1000 heißen +4 x 400 soll wohl 4x 4x256=1000 heißen\\  
-.... egal : Nullen in der Mitte sind für 1024+Nullen in der Mitte sind für 1024
  
 \\ \\
Zeile 50: Zeile 58:
 ====== Downloads / Links ====== ====== Downloads / Links ======
   * Quelle   * Quelle
 +    * https://en.wikipedia.org/wiki/Zig-zag_in-line_package
   * Datenblatt   * Datenblatt
-   +    
- +  * siehe auch 
- +    * [[de:parts:ram|RAM]] 
----- +
-  * interne Links: [[de:parts:hint_for_buyers|Einkaufshinweise]] und [[de:parts:logic_gates|Logic-Gatter]] +
  
Zuletzt geändert: 2015/06/24 19:47